怎樣設置cst能算的更快
時域求解器不要用自適應網格加密,如是對稱結構可在邊界條件中設置對稱面,在MESH中設置網格密度(15 15 30)
cst自帶的help里面就有建議大家修改的一些電腦設置,但是張敏說還有其他的。不知道大家還有關注
CST對機器的要求,或者說仿真時間影響主要由以下設置參量決定:
1、精度要求(-30dB or -60dB等) - 在時域求解器窗口中設置。一般沒特殊要求都是-30dB,精度越高仿真時間越長
2、網格數(shù)量 - 理論上1000萬個網格占用1GB內存,仿真時間3小時,當然是理論值,實際要多得多
3、網格最小步長 - 主要通過Fixpoint、Lines per wavelength(電大尺寸)、Lower mesh limit(電小尺寸)的變化而變化,還可以通過Mesh line ratio limit來強行指定其與最大網格步長的比例。當然,其值越大越可以節(jié)約仿真時間
4、激勵信號時間 - 主要根據(jù)頻率的范圍而變化,如果仿真最低頻率是從0頻點開始,則此為一個高斯脈沖;如果為從非0頻點仿起,則此為一個有一定振蕩的時域信號,其變化規(guī)則為對應激勵信號的時域信號的傅立葉變換的頻譜圖的90%的能量都集中在對應設定的頻帶范圍內。沒特殊情況下也不用改,但也很重要,一個自定義的EMP激勵信號持續(xù)100多ns的也夠你受得
5、需要計算的S參量個數(shù) - 其個數(shù)與仿真時間應該是成正比的吧(還不是很確定)
6、監(jiān)視場的的個數(shù)等 - 2D result里的那些場型圖,屬于額外附加時間,不會很多。
以上是當時我發(fā)的帖子http://bbs.rfeda.cn/read-htm-tid-13551.html
另外小編提到的是intel專門為cst研發(fā)的CPU芯片吧xeon 5610 ,貌似可以提速3倍
簡化模型確實很重要,有時能減少不少網格。
但怎樣來合理簡化模型?有沒有相應的規(guī)則之類的呢?
希望大家能給點意見
這個就看你的理論基本功和經驗了~