您現在的位置:  
 首 頁 > ADS > 資源下載 > 信號完整性與電源完整性的仿真分析與設計

信號完整性與電源完整性的仿真分析與設計

文章來源: 互聯網    錄入: mweda.com    點擊數:

 

        信號完整性是指信號在通過一定距離的傳輸路徑后在特定接收端口相對指定發(fā)送端口信號的還原程度。在討論信號完整性設計性能時,如指定不同的收發(fā)參考端口,則對信號還原程度會用不同的指標來描述。通常指定的收發(fā)參考端口是發(fā)送芯片輸出處及接收芯片輸入處的波形可測點,此時對信號還原程度主要依靠上升/下降及保持時間等指標來進行描述。而如果指定的參考收發(fā)端口是在信道編碼器輸入端及解碼器輸出端時,對信號還原程度的描述將會依靠誤碼率來描述。

電源完整性是指系統供電電源在經過一定的傳輸網絡后在指定器件端口相對該器件對工作電源要求的符合程度。同樣,對于同一系統中同一個器件的正常工作條件而言,如果指定的端口不同,其工作電源要求也不同(在隨后的例子中將會直觀地看到這一點)。通常指定的器件參考端口是芯片電源及地連接引腳處的可測點,此時該芯片的產品手冊應給出該端口處的相應指標,常用紋波大小或者電壓最大偏離范圍來表征。


下載鏈接:

推薦課程

射頻工程師學習培訓教程