mws 仿真出錯(cuò)請(qǐng)指教
來(lái)源:edatop
更新時(shí)間:2024-08-31
閱讀:
請(qǐng)教各位達(dá)人目前我正在模擬USB3.0的連接器
但是最終數(shù)據(jù)結(jié)果在母座端子&高頻板之間Throogh的特性阻抗會(huì)掉很低(如下圖)
我的高頻板是仿FR4板,所以共有三層(上層FR4、中間PEC、下層FR4)
高頻板上的銅線路我是用CST內(nèi)建Copper材質(zhì)
同樣檔案不同高頻板,他人模擬數(shù)據(jù)最低點(diǎn)大概是在80ohm
另外在跑mws結(jié)束時(shí)出現(xiàn)過(guò)以下錯(cuò)誤訊息,不了解原因?yàn)楹?
請(qǐng)指教~謝謝!
我也經(jīng)常在建模的時(shí)候報(bào)錯(cuò),郁悶中,期盼解決
能不能發(fā)上模型,可以幫你看看。你可以看看網(wǎng)格,是不是有些地方網(wǎng)格劃分的太粗了
可能是Port處的網(wǎng)格有問(wèn)題。
看提示,貌似是端口地方的問(wèn)題,好好檢查下設(shè)置方面
不好意思~我是最近才接觸這套軟體,沒(méi)有相關(guān)經(jīng)驗(yàn)
請(qǐng)問(wèn)Port處網(wǎng)格該如何細(xì)分並了解細(xì)分程度?
我已經(jīng)有做以下設(shè)定,是否還要在設(shè)定哪邊?
目前最低點(diǎn)判斷是在板子與端子交界處
中間接地層我有分別挖了兩個(gè)大洞避免端子through時(shí)會(huì)接觸到導(dǎo)致整個(gè)接地
但挖洞大小是否會(huì)影響到特性阻抗部份?
以上請(qǐng)指教~謝謝